Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.
Studie provedená akademiky ze dvou amerických univerzit ukázala, že automatizace trestání delikventů není vhodné řešení – a to ani pro tak jednoduché případy, jako je překračování povolené rychlosti. „Je zákon v knihách a je zákon na ulici“, řekl přímo jeden z autorů studie.
Švédsko předložilo ECHA návrh na zákaz dalších oblastí použití olova (z těch několika málo, kde se ještě tento kov smí používat). Nyní začíná proces konzultací, finální rozhodnutí EK by mělo proběhnout okolo poloviny roku 2014.
FinSpy je software používaný vládami méně svobodných zemí k vystopování podvratných živlů. Můžete si přečíst několik článků analyzujících tento spyware, který běží na všech hlavních desktopových platformách (Windows, Linux, Mac OS X) i na mobilech (iPhone, Android, BlackBerry, Symbian, Windows Mobile): 1, 2, 3, 4.
Finská obdoba OSA/BSA zjišťuje majitele připojení s IP adresami, ze kterých došlo k nelegálnímu sdílení, a pak jim posílá dopisy vymáhající značnou pokutu a požadující podpis NDA.
Američan byl vzat do vazby a obviněn kvůli tomu, že instaloval do aut tajné přihrádky, které byly následně zneužity pro účely převozu drog a peněz za drogy. Ještě před zatčením se DEA pokoušela z onoho muže udělat svého konfidenta.
Za pouhé dva týdny se hodnota Bitcoinu, decentralizované digitální měny, zdvojnásobila. 19.3. stál $50, teď se na největší burze Mt.Gox obchoduje za $100, tedy 2000 korun.
Jeroen Dijsselbloem, dánský předseda eurozóny, řekl, že budoucí problémy s Eurem se budou řešit podobným způsobem, jako na Kypru - tedy znárodněním části úspor.
Tak pokud myslíš jen routery
Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.