Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.
Začíná platit zákon, který má „vyřešit problém s osobou blízkou“ u řidičů. Bohužel jako vedlejší efekt zavádí několik nelogičností a především efektivně ruší právo nevypovídat.
Ve Velké Británii jsou palné zbraně prakticky zakázány a na nože se vztahuje široká škála omezení. Zločinci proto používají elektrické paralyzéry, které – ač rovněž zakázány – mohou být do země snadno dopravovány obyčejnou poštou.
Australská tajná služba ASIO chce získat právo vlamovat se do cizích počítačů a využívat je pro své účely, například k posílání virů osobám podezřelým z terorismu.
Americký ISP Verizon oznámil konkrétní podobu opatření „šestkrát a dost“. První a druhé varování přijde e-mailem a jako hlasová zpráva. Třetí a čtvrté bude přesměrovávat na web s videem, dokud uživatel nepotvrdí, že varování přijal. Páté a šesté omezí rychlost připojení (buď hned nebo až za 14 dní) na 256 Kb/s na 2-3 dny, případně se může za 35 USD odvolat k arbitrážní asociaci.
Zatímco britská policie používá moderní elektrické zbraně (tasery) a občas zaútočí na nevinné lidi (např. když se spletli a považovali slepeckou hůl za samurajský meč), tamní občany se snaží jejich vláda zcela odzbrojit a nechat na milost či nemilost státu.
16. ledna 2013 od 20:00 proběhne v pražském kině Atlas udílení cen Big Brother Awards za rok 2012. Mezi nominovanými jsou například OSN, Rusko, sKarta nebo Facebook.
Všechny opencard sdílí stejný master symetrický klíč (jaké překvapení) a ten lze pomocí odběrové analýzy z karty extrahovat. O tomto procesu na konferenci 29c3 přednášel Timo Kasper. Můžete si stáhnout záznam přednášky (MPEG-4, 300 MB).
Tak pokud myslíš jen routery
Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.