Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.
Technická univerzita v Liberci s českými firmami vyvinula bezpečnostní bundu pro cyklisty (běžkaře, bruslaře...). Je fluorescenční s retroreflexními pruhy a obsahuje jak koncové a brzdové světlo, tak i blinkry ovládané bezdrátově ovladačem na řidítkách.
Nový zákon o data retention v ČR obsahuje bug. „Každý policista má právo požadovat provozní a lokalizační údaje v souvislosti se zahájeným pátráním po hledané nebo pohřešované osobě. Nepotřebuje k tomu žádné další povolení soudu ani jiného orgánu a jeho požadavek se může týkat prakticky kohokoli, nejen tedy osoby, kterou hledá. Jedinou podmínkou je, aby dotaz nějak souvisel s pátráním po hledané nebo pohřešované osobě.“
Evropská komise se pokusila řešit „problém nedostatku žen ve vědě“ videoklipem, který vypadá jako parodie na dané téma. Video je součástí většího projektu Science: It's a girl thing! (česky Věda: To je dívčí věc!).
Firma IDair vyvinula technologii, která zvládá snímat otisky prstů ze šestimetrové vzdálenosti. Základní přístroj, který je schopen snímat otisky jednoho prstu, je k dispozici za cenu pod 2000 USD.
Velká analýza probíhající po 26 let a zkoumající 143 197 lidí v 67 zemích odhalila zajímavou korelaci. Čím více lidí věří v peklo, oproti těm, co věří v nebe, tím nižší je v daném místě kriminalita. Tato korelace je vyšší než u jiných sociálních či ekonomických faktorů.
Britští policisté použili výbušninu proti automobilu, který kvůli poruše zůstal stát na zakázaném místě. Vůz byl totiž vyhodnocen jako podezřelý a kvůli jeho řízenému výbuchu bylo uzavřeno celé náměstí.
Tak pokud myslíš jen routery
Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.