Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.
Jak už jsme psali, Finsko cenzurovalo jeden web podobného ražení jako Kinderporno. Podle posledních informací finský správní soud rozhodl, že policie má inkriminovaný web (po třech letech) z blacklistu odstranit. Správce webu nicméně musí zaplatit veškeré soudní výlohy.
V Paříži v úterý začíná dvoudenní setkání předních osobností internetového světa, jehož závěry poskytnou politikům nejvyspělejších zemí materiál k úvahám o regulaci, píše ihned.cz a doplňuje: Na pozvání francouzského prezidenta Nicolase Sarkozy se sejdou k debatám zakladatel Facebooku Mark Zuckerberg, Eric Schmidt z Googlu, ale třeba i tiskový magnát Rupert Murdoch. Řada pozvaných však odmítla účast kvůli osobě francouzského prezidenta Sarkozyho, který konferenci pořádá.
Podle počítadla na verejnydluh.cz se veřejný dluh České republiky právě přehoupl přes 1,5 bilionu korun (též 1,5×1012 nebo 1,5 Tera), což odpovídá zhruba 142 tisícům na obyvatele. Gratulujeme!
Rada Evropy (neplést s Radou EU) chce zakázat mobily a WiFi ve školách. Říká, že antény vyzařují nebezpečné záření, které může způsobit rakovinu a poškozovat mozek dětí.
Pokud jako fyzická osoba skladujete v kanystrech více než 20 litrů PHM např. do dieselagregátu, 10+ litrů lihovin, 800+ cigaret atd. (seznam viz § 4 (5) 353/2003), jste povinni celním orgánům na požádání dokázat, že jste je pořídili legální cestou, že jsou zdaněné. Pokud se vám to prokázat nepodaří (třeba si neschováváte lístek od čerpací stanice), přijde vám dopis podobný tomu v příloze zprávičky (ten člověk se ale navíc bavil s policií) a daň vám doměří. Oprávnění celních úřadů (§ 41 tamtéž) jsou vůbec zajímavá.
Už to platí déle, ale hodí se o tom vědět (zejména věříte-li stále v presumpci neviny), ať nemáte problémy :-/.
Premiér Petr Nečas uvažuje o osekání pravomocí ÚS. Soud by tak například nemohl rozhodovat o zákonech s dopadem na rozpočet státu. Vydáme se maďarskou cestou?
V Poslanecké sněmovně leží návrh Jihomoravského kraje na omezení přístupu k informacím. Novela má kromě jiného umožnit odmítnutí "provokativních" žádostí o informace, rozšiřuje také možnost zpoplatnění poskytnutí informací.
Tak pokud myslíš jen routery
Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.