Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.
Úřad vlády dotuje novou Kampaň proti rasizmu. Cílem je znechutit veřejnosti výrobky některých oděvních firem. Pokud má podezření na porušení příslušných paragrafů, tak ať zahájí s výrobcem nebo dovozcem příslušné řízen. Takhle to zavání akorát pomluvou.
Veškerá práva k webovým stránkám a logu Úřadu pro ochranu osobních údajů jsou vyhrazena a chráněna podle autorského práva. Použití loga Úřadu pro ochranu osobních údajů je možné pouze na základě předchozího písemného svolení. Zdůvodněné žádosti o použití loga přijímá tiskové oddělení Úřadu.
Právě byly zakázány 75W žárovky. Prodejci mohou ještě doprodat to, co mají na skladě, ale nové již odebírat nesmí. Za rok (1. 9. 2011) budou následovat žárovky o výkonu 60 W, v roce 2012 pak „čtyřicítky“. R.I.P.
Policie obvinila 100 podezřelých. Údajně se jednalo o směnnou burzu na nekomerční bázi: „jeden předal něco druhému, ten mu přeposlal zpátky materiály, které získal od někoho dalšího“. Má šanci tomu zabránit cenzura veřejně dostupných webů? A jak pomůže dětem?
Ministr vnitra Radek John chce změnit zákon tak, aby stát již neproplácel mobilním operátorům náklady spojené s provozováním odposlechů. Z dostupných informací bohužel není jasné, zda se to týká i ostatních podnikatelů v elektronických komunikacích a zda se to vztahuje i na poskytování provozních a lokalizačních dat.
Protože se meziročně téměř zdvojnásobil počet cyklistů zemřelých při dopravních nehodách (a zejména při těch, které cyklisté zavinili), připravuje se novelizace zákona, která zavede pro všechny cyklisty povinné nošení přilby a reflexního oděvu.
V pražském metru se údajně začíná budovat nový bezpečnostní systém, který bude stát čtyři miliardy korun. „Komplexní zabezpečení“ má zahrnovat jak centrální řízení vlaků, tak i bezpečnost prostoru stanic a zázemí - s využitím kamerového systému, detektorů chemických látek a dalších prvků. Upozornil D-FENS.
Čerpací stanice budou mít kamery s OCR a budou kontrolovat, zda k nim nepřijelo natankovat kradené auto. Chytří lidé by si například každou hodinu stahovali seznam kradených aut, ti méně chytří by kontrolovali SPZ proti on-line databázi. Který způsob se bude používat v ČR sice není známo, ale asi tušíme…
Tak pokud myslíš jen routery
Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.