Teoreticky by ti to možná udělali i tady (od ČR je tu tuším neblíž). Ale FPGA se na "odřezky" :-D zrovna moc nevejdou (je to vlastně virtualizace hardware a zabírá násobně místa, než stejný návrh přímo na křemíku).
Vlastní FPGA by bylo zajímavý, ale fakt nevím jak a kde bych měl navrhnout samotnej křemík. Co se týče mechanismu, tak jde prostě jen o 2^(počet_vstupů) bitovou paměť s 1 nebo dvěma výstupama (LUT) a flipflopem na výstupu. Všude pak jsou různý multiplexory, aby šel například připojit jen ten ten flipflop samotnej, nebo aby reagoval na náběžnou nebo sestupnou hranu. Tahle dvojice se pak zmnoží a propojí dlouhejma sběrnicema, na které se připojuje pomocí matice spínačů (ani to nejsou hradla imho). Všechny ty multiplexory, LUTy a konfigurační paměti se pak zapojej do SRAM buněk, který můžeš programovat nejlépe přes JTAG. Ale to určitě v brmlabu víte :-D.
Celníci kontrolují, jestli diesely nemají v nádrži minerální olej (ze kterého se na rozdíl od nafty neplatí spotřební daň). Oproti letům minulým, kdy se kontroloval jen zavazadlový prostor, je to jistý posun…
[old, 2011] Na stamilionech androidích telefonů byl nainstalován backdoor Carrier iQ, který pomáhá operátorům vylepšovat služby tím, že získává informace o využívání telefonů. Bohužel zároveň loguje úplně všechno. Ukazuje se, že data z něj používala i FBI.
Nové (windowsové) drivery pro USB-sériové převodníky od FTDI obsahují nedokumentovanou funkci: pokud k počítači připojíte čip, který je vyhodnocen jako padělek, driver ho zničí (přepíše jeho USB ID nulami).
Po backdoorech v routerech D-Link, Tenda, TP-Link, Netgear, Cisco, Linksys a LevelOne byl nalezen backdoor i v routerech Netis (prodávaných i u nás). Na udp/53413 do světa poslouchá administrační rozhraní s pevným globálním heslem. Je jistě zajímavé, že se takové backdoory objevují v routerech od všech výrobců.
Aktualizace 27. 8. 2014 19:48: firma JON.CZ s.r.o. nám zaslala tiskovou zprávu, podle které routery značky Netis zadní vrátka neobsahují (viz příloha). Situaci budeme nadále sledovat.
Teoreticky by ti to možná
Teoreticky by ti to možná udělali i tady (od ČR je tu tuším neblíž). Ale FPGA se na "odřezky" :-D zrovna moc nevejdou (je to vlastně virtualizace hardware a zabírá násobně místa, než stejný návrh přímo na křemíku).
Vlastní FPGA by bylo zajímavý, ale fakt nevím jak a kde bych měl navrhnout samotnej křemík. Co se týče mechanismu, tak jde prostě jen o 2^(počet_vstupů) bitovou paměť s 1 nebo dvěma výstupama (LUT) a flipflopem na výstupu. Všude pak jsou různý multiplexory, aby šel například připojit jen ten ten flipflop samotnej, nebo aby reagoval na náběžnou nebo sestupnou hranu. Tahle dvojice se pak zmnoží a propojí dlouhejma sběrnicema, na které se připojuje pomocí matice spínačů (ani to nejsou hradla imho). Všechny ty multiplexory, LUTy a konfigurační paměti se pak zapojej do SRAM buněk, který můžeš programovat nejlépe přes JTAG. Ale to určitě v brmlabu víte :-D.