Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.
Nizozemská policie si vyžádala poskytnutí vzorků DNA od 8080 mužů žijících v okruhu 5 km od místa znovuotevřeného případu znásilnění a vraždy 16leté dívky z roku 1999. Cílem není identifikovat jen pachatele, nýbrž i jeho příbuzné. Nikdo prý nebude k poskytnutí nucen a policie slibuje vzorky po použití zničit.
První státní základní škola, Františky Plamínkové v Praze, zavádí školní stejnokroje. Uvažuje se o rozšíření i do dalších škol. Jeden komplet (mikina a šest polokošil) vyjde na 2000 korun, první dávku financuje město, další si rodiny budou muset kupovat sami.
Aktualne.cz píše o moderních trendech v boji se silničním pirátstvím. Zmiňuje například omezovač rychlosti, který řidiči prostě nedovolí zrychlit nad povolenou rychlost, nebo o instalování rušiček mobilních telefonů do automobilů.
Britská policie přiznala, že její systém pro sledování pohybu vozidel není plně funkční. I tak je do systému zapojeno asi 5000 kamer, jejichž umístění policie tají. Za posledních 6 let bylo v systému nashromážděno více než 7 miliard záznamů.
Britská tradice přenášet utajované dokumenty tak, aby je novináři mohli vyfotografovat, přinesla zjištění ohledně plánů na zadržení Juliana Assange. Dokument v režimu utajení „Vyhrazeno“ obsahoval mj. informaci, že „Assange musí být bezpodmínečně zadržen“. Policie následně uvedla, že se to mělo vztahovat k situaci, kdy Assange opustí ekvádorské velvyslanectví.
Jediné firmě, která směla v Norsku shromažďovat údaje o uživatelích sdílejících obsah, vypršela licence od tamního úřadu pro ochranu osobních údajů. Nová licence již udělena nebyla a firma neuspěla ani s odvoláním proti rozhodnutí úřadu. Žádný soukromý subjekt tedy nyní nesmí shromažďovat údaje o „sdílečích“.
Tak pokud myslíš jen routery
Tak pokud myslíš jen routery a crypto hardware tak jo, to by v FPGA šlo lehce, ale já mám teda všechny důležitý hesla v normálním počítači...
ad bloky: No ono je to dost otázka, vývojový IDE sice ukazujou ty bloky jako identický, ale zas až tak přesný to nebude. Už jen proto, že je tam celá vrstva konfigurační paměti a její programování. Každopádně v FPGA jsou i další příliš neperiodické bloky, otázka zda bys třeba poznal upravený konečný automat na příjem nové konfigurace, který v určitém slově mění hodnotu (například během dešifrování bitstreamu).
Problém je, že proti reverznutí máš pár ochran. První je ta, že není nikde popsanej vztah bitstream-VHDL popis (nebo aspon netlist), pravděpodobně bys musel dělat brutalforce kombinace a měřit přímo na čipu (btw ten automat co přijímá v FPGA bitstream taky není moc dokumentovanej ;-D). Druhá ochrana je ta, že kdybys disasembloval výrobcovy nástroje nebo zjistil jak se programují ty propojovací matice FPGA, tak by tě ty velký výrobci pronásledovali možná až na Měsíc :-D (je přímo v EULA, že se nic takovýho nesmí dělat). BTW Placer a Router (ne syntetizátoru, ten jen lidský popis nacpe do FPGA bloků) a mechanismus zkompilování bitstreamu z výstupu routeru taky není dokumentovaný (ve smyslu: tenhle bit udělá tohle).
Jinak to platí jen pro ty největší výrobce imho, ty malý (ATMEL) by snad měly být víc OK.